IC媛
IC媛
全部文章
SOC
FPGA(23)
数字IC秋招(53)
数字IC面经(1)
未归档(1)
经验分享(1)
归档
标签
去牛客网
登录
/
注册
IC媛的博客
全部文章
/ SOC
(共6篇)
window10下在Hyper-V虚拟机上安装VCS遇到的问题及解决措施
网上有很多完整的安装例子,比如https://blog.csdn.net/Ztrans/article/details/88757695 但是我安装这些教材安装还是遇到了很多问题,经过一些尝试解决了。我安装过程中遇到的问题和解决方法: 1、问题1 (1)问题描述:输入命令./SynopsysIn...
2022-01-15
0
472
linux下vcs的基本使用:建立工程,仿真看波形
经过一番折腾终于用VCS仿真软件看到了波形,我采用的是终端命令的方法: 1、 新建文件夹: 命令:mkdir +文件名 eg:mkdir tst7 2、 然后直接把设计文件和仿真文件拷贝到tst7这个文件夹里。 3、 输入命令 vcs *.v .v -R -degug_all -full64 -...
2022-01-15
0
954
Modelsim中使用tcl执行仿真
1、Modelsim命令执行的过程 (1)更改路径 (2)执行提前写好的do文件。 (3)效果 2、do文件的格式 注释如下: 在这里插入代码片(1)建库:vlib library //建库:vlib 库名(自定义) (2)映射:vmap library library //映射...
2022-01-15
0
521
大端模式和小端模式是什么意思?
看书的时候看到了大端和小端,但是不知道啥意思?就百度了一下,发现在项目中存储数据的时候其实经常用到,比如第一个进来的数据(第一个进来的数据是最高位也可能是最低位)是存放在最高位还是最低位? 其实人家是有名字的: 大端:低字节存储在高地址; 小端:低字节存储在低地址。 总结如下: 此外,在模块设计...
2022-01-15
0
523
手把手教你设计CPU-RISC-V处理器读书笔记1:流水线
1、流水线的工作原理 典型的流水线设计是将原本一个时钟周期完成的较大的组合逻辑通过合理的切割后分由多个时钟周期来完成,这样一来该部分逻辑运行的时钟频率就会有明显的提升,尤其是当为关键路径时,采用流水线设计后整个系统的性能会得到提升。 原因在于缩短了关键路径的长度。(结合Tsu和Thold那个计算公式...
2022-01-15
0
1266
AHB的学习笔记1-两级流水线和Burst传输
1、 AHB是两级流水线 先地址和再数据,单周期操作 相关问题:AHB是流水的吗?是几级流水?如果这一拍是地址且有数据,那么下一拍地址能改吗? 两级流水,先地址再数据。下一拍只要Hready有效,地址就可以改。(考察AHB的单周期传输) 2、Burst传输 Burst用通俗的语言就是一次发一串数据...
2022-01-15
0
1448